技術の, エレクトロニクス
JKフリップフロップ。 動作原理、funtsktsionalnye回路の真理値表
トリガーは、シンプルなデジタルマシンです。 これは、2つの状態の安定性を有します。 「0」 - そのうちの一つが「1」に設定し、別されます。
論理接続の実現方法で述べたデバイスの次の種類の区別: JKフリップフロップ、RSフリップフロップ、Tフリップフロップ、Dフリップフロップ 、など...
我々の議論の主題今日はマシンのタイプです JK。 彼らは、彼らの情報に反転格納されているRS-トリガーに禁じられた入力情報に適用されるRS-デバイスとは異なります。
JKフリップフロップの作業を説明するジャンプテーブルは、あなたの注意を提示します。 カタカルノーを最小限に問題のデバイスのための特性方程式が導出さ:Q(T + 1)= K't QtのV JT Q't。
テーブルは、装置の状態が入力J及びKだけでなく、以前にJKフリップフロップを決定し出力はQtの状態にするだけでなく情報の値によって決定されることを示しています。 これは、あなたが構築することを可能にする 機能的なスキーム 二段機RSタイプにこのようなデバイスのを。 JK-デバイスは、同期および非同期です。
その第一ステージのANDゲート入力への2つのステージRSのフィードバック機出力を接続するために必要な二段型同期装置のJKフリップフロップRSの設計。
JK-トリガーの動作原理:ゼロの入力レベルに適用される情報(JおよびK)デバイスならば、AND-NOT(1及び2)の出力を1つのレベルに設定され、JKフリップフロップは、その状態を保持します。 論理ユニット - 例えば、QがQ」、論理ゼロに等しくなります。 この場合、信号JをそれぞれAND-HE1セット入力と論理0との論理ユニットに等しいC、、、最初のTフリップフロップの入口における論理1レベル。 デバイスのクロック信号(Cゼロ)状態を除去するときに= HE3からT型論理ゼロレベルの出力は、第2のTフリップフロップの入力に渡されます。 論理1状態にJKフリップフロップスイッチの結果として(その場合、Qは1に等しく、Q「はゼロに等しいです)。 今、入力フリップフロップ(K及びC)論理1に等しい信号は、AND-HE2論理ゼロの出力がゼロの状態で第一Tフリップフロップを確立する場合。 AND-HE4論理ゼロの出力からクロック信号を除去した後、型Tの第二のオートマトンの入力に渡され、JKフリップフロップ、論理ゼロ状態に切り替えられます。
複雑な論理回路の設計では、さまざまな種類のデバイスに必要とされます。 様々なモードや修正に使用することができる汎用型の装置を製造することが有利です。 集積回路設計で最も広く同期D-とJKフリップフロップを使用。 電子計算機で広く基J、K及び追加のインストールR、S-入力を有するデジタルJK型マシンを使用。 各グループは、あなたが論理的可能性とJKフリップフロップを拡張することができます統一組み合わせです。
(アカウントコードと信号のカウント数を保存を実行するコンピュータノード)カウンタの構築に使用されるタイプの自動装置。 例えば、画像は、JKフリップフロップ上のカウンタを示します。 彼らはエンベデッド・ロジック・エレメントI.でJK型デバイス上でビルドする場合、並列転送とバイナリカウンタの構造組織は、はるかに簡単です
このようなフリップフロップとしてシフトレジスタの構築に使用されてきました。
シフトレジスタは - 右へと制御信号に従って、レジスタの左側にオフセットバイナリ情報を実行するノードです。
Similar articles
Trending Now